0.6mW 6.3 GHz 40nm CMOS divide-by-2/3 prescaler using heterodyne phase-locking technique
ช้อมูลงานวิจัยจาก Research Gateway
วันที่ปรับปรุงข้อมูลล่าสุด : 4 เมษายน 2565
33 ผู้เข้าชม
การส่งเสริมและสนันสนุนการวิจัยและนวัตกรรม